<html><body>Ahoj,<div><br></div><div>uz je to prece jen davno, co jsem to resil. Predpokladam, ze mas dokumentaci od Z80 SIO, ale vubec si nejsem jisty, ze to tam bude popsane. Asi bych to bral jako 'feature' a emulaci tomu prizpusobil. Jinak koukni do tech mojich kodu, jestli se to tam taky resi.</div><div><br></div><div>Pozn.: V kazdem kodu je alespon jedna chyba a kazdy kod se da optimalizovat. Po optimalizaci kodu na jeden radek je jistota, ze ten je chybny.</div><div>Hodne zdaru ;-)</div><div><br></div><div>Mikes</div><div><br><aside>
---------- Původní e-mail ----------<br>
Od: Michal Hučík - ORDOZ <ordoz@ordoz.com><br>
Komu: sharpmz@mail.ordoz.com<br>
Datum: 5. 9. 2019 11:57:52<br>
Předmět: [SharpMZ] QD SIOZ80 - odeslani CRC
</aside><br><blockquote data-email="ordoz@ordoz.com">
<div>
<p><font size="+1"><br>
</font></p>
<p><font size="+1">Ahoj, prepisuju QD emulaci a byt hledim do
datasheetu i do zapojeni radice, tak mi stale unika to jaka je
vnitrni logika SIO (QD radice), ze odeslanim prikazu RESET
INTERRUPT do kanalu B se u kanalu A vytvori pozadavek na
odeslani CRC. (rutina @EOMSG v ROM)<br>
</font></p>
<p><font size="+1">Mate v tom nekdo jasno?</font></p>
<p><font size="+1">Michal</font><br>
</p>
</div>_______________________________________________
<br>SharpMZ mailing list
<br>SharpMZ@mail.ordoz.com
<br>http://mail.ordoz.com/mailman/listinfo/sharpmz
<br></blockquote></div></body></html>