<html>
<head>
<meta content="text/html; charset=utf-8" http-equiv="Content-Type">
</head>
<body bgcolor="#FFFFFF" text="#000000">
<div class="moz-cite-prefix"><br>
Muzes se zkusit podivat jeste na web Davida Luftnera - on s tim
FPGA modelem vlastne zacal. Udelal zaklad velmi zjednoduseneho
Sharpa v MZ-700 rezimu pro AV-neti desku se Spartan3... Ja jsem se
v podstate z toho jeho modelu odpichnul a i kdyz jsem casem vse
prekopal, tak mam pocit, ze napr. klavesnice je stale jeste v
puvodni Davidove podobe.<br>
<br>
Taky jsem se na tom MZ-800 ucil VHDL za pochodu (ostatne asi tak
stejne jako zrejme David, nebo ty :) Casem si clovek osvoji
nekolik zakladnich technik a pak uz to jde celkem samo - problem
je, ze napr. ja jsem se nenaucil psat ty VHDL modely natolik
abstraktne, aby se mi pak jednoduse delaly ruzne experimenty, ci
funkcni zmeny. Takove operace vzdy znamenaly mohutne prepisovani
nekolika RTL a jeden bit dokazal rozbit celou apsu. I kdyz o kolik
jsem na tom byl lepe, nez vyvojari, kteri v minulosti neznali nic
jineho, nez ze svou aplikaci schematicky prekreslovali. Fakt by
mne docela hodne zajimalo povidani od nejakeho vyvijare, ktery
napr. v 80 letech navrhoval nejake zakaznicke obvody. Zajimalo by
mne nakolik to byly myslenkove experimenty a na kolik se vyuzivalo
moznosti postavit si nejprve cely obvod na univerzalnich deskach,
aby se overila funkcnost.<br>
<br>
Nedavno jsem videl nejaka videa z laboratori nvidia, kde ukazovali
PC, ke kteremu je ksandama misto graficke karty pripojena nejaka
obludnost na ktere byli schopni simulovat nejen nove funkce
navrhovaneho zarizeni, ale i napr. vliv sireni teplot atp.<br>
<br>
Michal<br>
<br>
<br>
Dne 24.4.2016 v 14:16 Martin Lukasek napsal(a):<br>
</div>
<blockquote
cite="mid:247E726AAC6C7D4C90A3ABE5D8FF2033B3727129@VEXCH2.ad.artax.cz"
type="cite">
<meta http-equiv="Context-Type" content="text/html; charset=utf-8">
<meta name="Generator" content="Microsoft Word 15 (filtered
medium)">
<div class="WordSection1">
<p class="MsoNormal"><span>Ahoj,</span></p>
<p class="MsoNormal"><span> </span></p>
<p class="MsoNormal"><span>no, tomu postupu, co zminujes
v posledni vete jsem se chtel pro zacatek vyhnout. Ono je
jasne, ze to je nejlepsi, aspon se v tom clovek vyzna, ale
rikal jsem si, jestli by se nedalo odpichnout od neceho, co
jde prelozit
</span><span lang="EN-US">;-) protoze jinak to je DESNE prace.</span></p>
<p class="MsoNormal"><span lang="EN-US"> </span></p>
<p class="MsoNormal"><span lang="EN-US">PS/2 klavesnici pripojim
k Nexys3 v pohode pres PMod. Je pravda, ze je tam na desce
USB host PIC pro klavensici a mys, co to konvertuje na PS/2,
ale neda se pripojit soucasne oboje a zatim jsem to ani
nezkousel. Obecne USB bych se prozatim rad vyhnul, je to
slozity jak svina.</span></p>
<p class="MsoNormal"><span lang="EN-US"> </span></p>
<p class="MsoNormal"><span lang="EN-US">Hodiny se daji
nagenerovat 35.455 MHz pro scandoubler, z toho pak 17.727
MHz pro GDG a 3.5454 MHz pro Sharp. Je to chyba asi 0,04%,
myslim, ze by to nemuselo vadit s ohledem na to, ze na
Sharpovi stejne nemame zadne dema, co vyzaduji naprosto
presne casovani. Pak by se toh holt muselo resit externim
oscilatorem.</span></p>
<p class="MsoNormal"><span lang="EN-US"> </span></p>
<p class="MsoNormal"><span lang="EN-US">ROM neni problem, ta se
v pohode da strcit dovnitr toho XC6SLX16 i s obrazovou RAM.</span></p>
<p class="MsoNormal"><span lang="EN-US"> </span></p>
<p class="MsoNormal"><span lang="EN-US">Blby je, ze VHDL se ucim
za pochodu, takze se dost zasekavam ;-)</span></p>
<p class="MsoNormal"><span lang="EN-US"> </span></p>
<p class="MsoNormal"><span lang="EN-US">Krasny den</span></p>
<p class="MsoNormal"><span lang="EN-US"> </span></p>
<p class="MsoNormal"><span lang="EN-US">Martin</span></p>
<p class="MsoNormal"><span lang="EN-US"> </span></p>
</div>
</blockquote>
<br>
</body>
</html>